## C208 – Arquitetura de Computadores

## Capítulo 1 – Introdução à Arquitetura de Computadores

(parte 2)



Prof. Yvo Marcelo Chiaradia Masselli

## **Processadores**

Arquitetura Básica

Ciclo de Instrução

Conjunto de Instruções

Arquiteturas CISC x RISC

#### Arquitetura Básica de um Processador



Unidade de

Controle

Instruction Register

- Unidade de Controle (UC) →
   controla a operação interna e externa
   da CPU, sincronizando todo o sistema.
- Unidade Lógica e Aritmética
   (ALU) → realiza as operações lógicas e aritméticas da CPU.
- Unidade de Registradores → oferece armazenamento interno, temporário e de rápido acesso à CPU.

**Program Counter** 

#### Arquitetura Básica de um Processador



### Processamento das Instruções

• Instruções → São tarefas elementares que podem ser executadas em um processador, tais como:

- Somar 2 números;
- Transferir um número da Memória para a CPU;
- Transferir um dado da CPU para uma Porta de E/S;
- etc



OBS: Cada instrução do processador é representada por um código de operação (OP-CODE)

#### Processamento das Instruções

Conjunto de Instruções (ou "SET" DE INSTRUÇÕES")

É o conjunto de todas as Instruções disponíveis do nível ISA.

| Grupo       |       | Sintaxe             | Tipo | Op | Func | Comentário                  |
|-------------|-------|---------------------|------|----|------|-----------------------------|
|             | add   | Rdest, Rsrc1, Rsrc2 | R    | 00 | 0x20 | addition (with overflow)    |
|             | addi  | Rdest, Rsrc1, Imm16 | 1    | 08 | -    | addition imm. (with ov.)    |
|             | addu  | Rdest, Rsrc1, Rsrc2 | R    | 00 | 0x21 | addition (without overflow) |
|             | addiu | Rdest, Rsrc1, Imm16 | 1    | 09 | -    | addition imm. (without ov.) |
|             | sub   | Rdest, Rsrc1, Rsrc2 | R    | 00 | 0x22 | subtract (with overflow)    |
|             | subu  | Rdest, Rsrc1, Rsrc2 | R    | 00 | 0x23 | subtract (without overflow) |
| Operações   | mult  | Rsrc1, Rsrc2        | R    | 00 | 0x18 | multiply                    |
| aritméticas | multu | Rsrc1, Rsrc2        | R    | 00 | 0x19 | unsigned multiply           |
|             | div   | Rsrc1, Rsrc2        | R    | 00 | 0x1a | divide                      |
|             | divu  | Rsrc1, Rsrc2        | R    | 00 | 0x1b | unsigned divide             |

OBS: cada processador tem o seu próprio "Set de Instruções"

#### Processamento das Instruções

Acesso aos dados na memória externa

#### Ordem de bytes na memória

Os números inteiros são normalmente armazenados em sequências de bytes (variável int em C tem 32 bits – 4 bytes), sendo que o valor é obtido por simples concatenação de bytes na memória. Os métodos mais comuns são:

Os bytes são guardados por **ordem decrescente do seu "peso numérico"** em **endereços sucessivos da memória** (extremidade maior primeiro ou **Big-endian**).

Os bytes são guardados por **ordem crescente do seu "peso numérico"** em **endereços sucessivos da memória** (extremidade menor primeiro ou *Little-endian*).

#### Processamento das Instruções

Acesso aos dados na memória externa

#### Ordem dos bytes na memória

**Ex:** o valor 90AB12CD<sub>(16)</sub> armazenado na memória em:

| Address | Value |  |  |
|---------|-------|--|--|
| 1000    | 90    |  |  |
| 1001    | AB    |  |  |
| 1002    | 12    |  |  |
| 1003    | CD    |  |  |

#### Big-endian Little-endian

| Address | Value |  |  |
|---------|-------|--|--|
| 1000    | CD    |  |  |
| 1001    | 12    |  |  |
| 1002    | AB    |  |  |
| 1003    | 90    |  |  |

#### **Big Endian:**

IBM 360/370, Motorola 68k, **MIPS**, Sparc, HP PA, entre outros

#### Little Endian:

Intel x86, Intel x64, DEC/Vax, DEC/Alpha, ARM, entre outros.

#### **Exercício:**

Mostre como o dado 6151CE94h, ficará armazenado no endereço de memória 0F40h, nos modos Big-endian e Little-endian.

### Resposta

| 1) Big Endian:    |    |    |    |    |  |  |  |  |
|-------------------|----|----|----|----|--|--|--|--|
| 0F40              | 61 | 51 | CE | 94 |  |  |  |  |
| 0F44              | 00 | 00 | 00 | 00 |  |  |  |  |
| 2) Little Endian: |    |    |    |    |  |  |  |  |
| 0F40              | 94 | CE | 51 | 61 |  |  |  |  |
| 0F44              | 00 | 00 | 00 | 00 |  |  |  |  |

#### Processamento das Instruções

O processamento de cada instrução é feito pela atuação da UC (Unidade de Controle) sobre todos os sinais de controles do Sistema (Barramentos de controle interna e externo), numa sequência de tempo bem definida (baseada na frequência do *clock*).

Esta sequência de controles para o processamento da Instrução é chamado de Ciclo de Instrução.



#### Processamento das Instruções



Durante o processamento das instruções, dois registradores internos (uso específico) são muito importantes:

- PC (Program Counter): nele fica armazenado o endereço de memória de programa onde está o próxima instrução (op-code) a ser executada.
- IR (Instruction Register): armazena a instrução (op-code) em execução na Unidade de Controle (UC).

#### Processamento das Instruções

Ciclo de Busca (FETCH)

#### 1º. Passo:

Busca do
Op-Code na
Memória de
Programa no
endereço
apontado pelo
PC.



#### Processamento das Instruções

Ciclo de Busca (FETCH)

#### **2º. Passo:**

Decodificação/ Interpretação do Op-Code



#### Processamento das Instruções

# Ciclo de Busca (FETCH)

#### 3º. Passo:

Atualização do PC (PC aponta para o endereço da próxima instrução)



#### Processamento das Instruções

<u>Ciclo de</u> <u>Execução da</u> <u>Instrução</u>

UC utiliza os sinais de controle (internos e/ou externos) para sequenciar todas as operações necessárias para a execução da instrução.

Ex: Soma, subtração, leitura memória, etc



#### Processamento das Instruções

Exemplo: execução da instrução **ADD A,B** (A = A+B)



#### Processamento das Instruções

#### **Exercícios:**

Descreva os passos simbólicos para os ciclos de Busca e Execução das instruções abaixo (considere acesso à memória no formato **Little-endian**):

$$//C = C+D$$

$$//A = (3547h)$$

$$//A = A + (0258h)$$

$$//(4455h) = A$$

#### **Arquiteturas dos Processadores**

#### Quanto ao Conjunto de Instruções (Nível ISA)

- CISC Complex Instructions Set Computers (Computadores com Conjunto de Instruções Complexas)
- Número maior de instruções (muitas instruções disponíveis a nível da ISA).
- Modos de endereçamento das instruções: por registrador e por memória
  - torna o processo de decodificação uma interpretação, onde o op-code tem que ser interpretado em vários passos de sequencia pela unidade de controle (microcódigo)
- Interpretação do op-code (por software microcódigo) ao invés de decodificação (por hardware sem microcódigo).
  - torna o processo de execução da instrução mais demorado (n ciclos de clock, um para cada passo da sequencia do microcódigo)
- Em geral tem op-codes menores, pois a complexidade de execução está na interpretação (microcódigo). Porém os op-codes podem ter tamanhos diferentes (depende do modo de endereçamento da instrução)

#### **Arquiteturas dos Processadores**

#### Quanto ao Conjunto de Instruções (Nível ISA)

- RISC Reduced Instructions Set Computers (Computadores com Conjunto de Instruções Reduzidas)
- Número pequeno de instruções (poucas instruções disponíveis a nível da ISA)
- Modos de endereçamento das instruções: somente por registrador (acesso a memória somente com instruções LOAD e STORE)
- Decodificação (por hardware) das instruções (muito rápido e sem execução de microcódigo). As instruções possuem tamanho fixo.
- Como as instruções são mais simples, muitas vezes é necessário várias instruções para fazer a mesma tarefa de uma instrução CISC.
  - porém como a execução das instruções RISC são muito rápidas, mesmo assim compensa e tem melhor desempenho.
- Processamento das Instruções é feito de forma muito rápida, geralmente 1 instrução por ciclo de clock.

#### Exemplo de Execução CISC x RISC

#### **CISC**

ADD (2352h),B

Op-code de 3 bytes na memória: 13h (instrução)

52h (operando Low)

23h (operando High)



No ciclo de execução – microcódigo:

Reg-end = Reg-end+1 //aponta operando low-end Reg temp = leitura memória end. Reg-end

Reg-end = Reg-end+1 //aponta operando high-end

Reg-end high = leitura memória end. Reg-end

Reg-end low = Reg temp

Acumulador = leitura na memória end. Reg-end

REG temp = REG B

Acumulador = Acumulador ALU-SOMA REG temp Escrita na memória no end. Reg-end = Acumulador

Ciclo da instrução: 5 (fetch) + 9 (execução) = 14 cck

#### **RISC**

LD (2352h)

ADD B

ST (2352h)

Op-codes: LD  $\rightarrow$  3 bytes:

ADD  $\rightarrow$  3 bytes

 $ST \rightarrow 3$  bytes



No ciclo de execução – decodificação:

REG temp = leitura memória end. 2352h

REG temp = REG B ALU-SOMA Reg temp

Escrita na memória no end. 2352h = REG temp

Ciclo da instrução: 1 cck por instrução

Total: 3 cck

#### RISC:

Código na memória: maior

Op-code decodificado (não tem microcódigo) Tempo de execução: mais rápido (menos cck)

#### **Arquiteturas dos Processadores**

Atualmente no mercado de processadores existem muitos fabricantes adotando soluções HIBRIDAS entre CISC e RISC.

- Por exemplo, a INTEL usa RISC para instruções de uso mais frequente (*Núcleo RISC*) e interpretação (*Núcleo CISC*) para instruções mais complexas e de uso menos frequente.



#### **Arquiteturas dos Processadores**

#### **Exercícios:**

- 1) Descreva a função de cada um dos barramentos de uma arquitetura genérica (dados, endereços e controle).
- 2) Qual a influência do barramento de endereços na arquitetura de um processador? E do barramento de dados?
- 3) Faça uma comparação entre as arquiteturas CISC e RISC com relação aos aspectos a seguir e justifique a resposta:
  - Quanto ao tamanho do programa armazenado na memória;
  - Quanto ao tempo de execução das instruções;
  - Quanto a implementação da UC (Unidade de Controle)
- 4) Pode-se afirmar que na arquitetura CISC as instruções são "decodificadas" por software enquanto que na RISC são por hardware? Justifique.
- 5) Explique em detalhes o que você entende por microcódigo. Fica gravado em alguma memória? Em que local do Processador?



### **Processador MIPS**

• MIPS (Microprocessor without Interlocking Pipeline Stages)



- Arquitetura RISC de 32 bits
- Quase 100 milhões de processadores MIPS fabricados em 2009
- Usado pela Toshiba, NEC, Nintendo, Cisco, Silicon Graphics, Sony, HP, Fuji, etc.
- Os processadores MIPS são usados em aplicações como:
  - -Computadores da Silicon Graphics;
  - -Muitos sistemas embarcados;
  - -Dispositivos com Windows CE;
  - -Roteadores da Cisco
  - Videogames como Nintendo 64 e PlayStation.
  - -Impressoras da HP
  - -etc



## MIPS – Arquitetura



## MIPS - Memória



## **Assembly do MIPS - Estrutura**

Um programa assembly é um texto a 3 colunas, em que a primeira representa de uma forma simbólica endereços de memória (labels), a segunda coluna, as instruções e a última coluna, os comentários.

Exemplo:

.data

Var\_1: .word 1

.text

.globl main

main: li \$v0, 4

#Comentário

lw \$a0, Var\_1

## **Assembly do MIPS - Estrutura**

**Comentários** → começam com o caracter "#" e vai até o final da linha.

Etiquetas ou LABELs → Identificadores que ficam no início de uma linha e que são sempre seguidos de dois pontos (:). Servem para dar um nome ao endereço de memória. Pode-se controlar o fluxo de execução do programa criando saltos para os Labels (etiquetas).

**Instruções** → instruções do programa

**Diretivas** → Instruções para o Montador Assembly a fim de informar como traduzir o programa. São identificadores reservados, e iniciam-se sempre por um ponto (.).

.data

## **Exercício:**

Dado o seguinte programa em Assembly do MIPS, indique as etiquetas (*Labels*), as diretivas, as instruções e os comentários.

```
Var_1: .word 1

.text
.global main
main: li $v0, 4  #chama a system call 4
lw $a0, Var 1
```

## **Assembly do MIPS - Diretivas**

### Para criação de constantes e variáveis na Memória

#### .ascii str

Armazena uma string em memória sem acrescentar o terminador NULL.

#### .asciiz str

Armazena uma string em memória acrescentando o terminador NULL.

#### .ascii "cadeia"

A diretiva permite carregar, em posições de memória consecutivas (cada uma com dimensão de 1 byte), o código ASCII de cada um dos caracteres da cadeia.

### .byte b1, ..., bn

Armazena as grandezas de 8 bits **b1**, ..., **bn** em sucessivos bytes de memória.

## **Assembly do MIPS - Diretivas**

### Para criação de constantes e variáveis na Memória

.word w1, ..., wn

Armazena as grandezas de 32 bits **w1**, ..., **wn** em sucessivas palavras de memória.

.float f1, ..., fn - armazena os números em ponto flutuante com precisão simples (32 bits)

f1, ..., fn em posições de memória sucessivas.

.double d1, ..., dn - armazena os números em ponto flutuante com precisão dupla (64 bits) d1,..., dn em posições de memória sucessivas.

.space n - reserva n bytes na memória de dados inicializando com 0.



## **Assembly do MIPS - Diretivas**

### Para controle dos Segmentos de Memória

#### .data <address>

Os valores definidos após a diretiva devem ser colocados no segmento de dados do programa (0x10010000).

\* Opcionalmente podem começar a partir de um endereço especificado no campo <address>.

#### **Exemplo:**

.data # segmento de dados

palavra1: .word 13 # decimal

palavra2: .word 0x15 # hexadecimal

## **Exercícios:**

- 1- Qual o valor dos Labels "palavra1" e "palavra2" no exemplo anterior?
- 2- Mostre como estes valores serão armazenados na memória (Bigendian) (lembre-se que o MIPS é um processador de 32 bits).
- 3- Existe alguma diferença no código a seguir em relação ao anterior?

.data # segmento de dados palavra1: .word 13,0x15 #decimal,hexadecimal

- 4- Como os valores ficarão armazenados na memória de dados, no código abaixo (represente em Big-endian):
  - .data

val1: .byte 0x10,0x20,0x30,0x40,0x50

val2: .word 0x10203040

5- Como os valores ficarão armazenados na memória de dados, no código abaixo:

.data

cadeia: .ascii "abcde"

octeto: .byte 0xff

string: .asciiz "teste"

6- Como os valores ficarão armazenados na memória de dados, no código abaixo:

.data

cadeia: .ascii "abcde"

.word 0x345

octeto: .byte 0xff

string: .asciiz "teste"



## **Assembly do MIPS - Diretivas**

### Para controle dos Segmentos de Memória

```
.text <address>
```

Os valores definidos a seguir devem ser colocados no segmento de código

do programa, opcionalmente a partir do endereço <address>.

### **Exemplo:**

```
.data
```

Var\_1: .word 1

.text

main: li \$v0, 4 #chama a system call 4

Iw \$a0, Var\_1

## ISA (Instruction Set Architecture) MIPS - Registradores -

- MIPS: 32 registradores de 32 bits
- Cada registrador tem um nome
- Os nomes começam com \$

\$s0, \$s1, \$s2...,\$s7→ correspondem às variáveis de programa

\$t0, \$t1, \$t2...,\$t9 → registradores temporários

Zero: \$zero ou \$0 → Constante 0



# ISA (Instruction Set Architecture) MIPS - Registradores -

| Nome Real   | Nome Lógico  | Descrição                                              |
|-------------|--------------|--------------------------------------------------------|
| \$0         | \$zero, \$r0 | Sempre zero                                            |
| \$1         | \$at         | Reservado para o assembler (assembler temporary)       |
| \$2, \$3    | \$v0, \$v1   | Primeiro e segundo valores de retorno, respectivamente |
| \$4,, \$7   | \$a0,, \$a3  | Primeiros quarto argumentos para funções               |
| \$8,, \$15  | \$t0,, \$t7  | Registradores temporários                              |
| \$16,, \$23 | \$s0,, \$s7  | Registradores salvos                                   |
| \$24, \$25  | \$t8, \$t9   | Mais registradores temporários                         |
| \$26, \$27  | \$k0, \$k1   | Reservados para o Kernel do SO                         |
| \$28        | \$gp         | Global pointer (ponteiro global)                       |
| \$29        | \$sp         | Stack pointer (ponteiro para a pilha)                  |
| \$30        | \$fp         | Frame pointer (ponteiro para o frame)                  |
| \$31        | \$ra         | Return address (endereço de retorno)                   |

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Tipos de Instruções (3 formatos):

Tipo R (R-format), envolvendo registrador-registrador

**Tipo I** (I-format), envolvendo valor imediado

Tipo J (J-format), de desvio



# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Tipo R:

| ор     | rs     | rt     | rd     | shamt  | funct  |
|--------|--------|--------|--------|--------|--------|
| 6 bits | 5 bits | 5 bits | 5 bits | 5 bits | 6 bits |

#### Campos:

op → código da operação (opcode)

rs → endereço do primeiro registrador de origem

rt → endereço do segundo registrador de origem

rd → endereço do registrador destino

shamt -> quantidade de bits a ser deslocado

funct → função específica a ser realizada



# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Tipo R - exemplos:

| 000000   | 01001  | 01000  | 01010   | 00000 | 100000   |
|----------|--------|--------|---------|-------|----------|
| Op = 0x0 | rs = 9 | rt = 8 | rd = 10 | shamt | f = 0x20 |

#### sub \$s7, \$t8, \$zero # \$s7 = \$t8 - 0

| 000000   | 11000   | 00000  | 10111   | 00000 | 100010   |
|----------|---------|--------|---------|-------|----------|
| Op = 0x0 | rs = 24 | rt = 0 | rd = 23 | shamt | f = 0x22 |



# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Tipo I:



#### Campos:

op → código da operação (opcode)

rs → número do registrador base a ser operado com o valor constante

rt → número do registrador de destino ou operando

constante  $\rightarrow -2^{15}$  a +2<sup>15</sup>-1

endereço → -2<sup>15</sup> a +2<sup>15</sup>-1

#### **Operandos imediatos (I):**

São úteis pois, frequentemente, trabalhamos com constantes em nossos códigos.

Considere os seguintes comandos: i++; x = 0; pi = 3,14...

A operação **add** tem uma versão com operando imediato chamada **addi**.

Exemplo: addi \$s3, \$s3, 4

 Não é possível a utilização de imediatos com a operação de subtração (sub), mas addi aceita valores negativos.
 Assim:

addi \$s2, \$s1, -1

#### A constante zero (\$zero)

- A constante zero é tão importante e comum que o MIPS reserva um registrador que sempre contem este valor: \$zero

#### Esse registrador não pode ser sobrescrito!

- É muito útil para efetuar operações muito comuns, por exemplo, copiar um valor entre um registrador e outro.
- \* Tradicionalmente essa operação é chamada de move ainda que ela não elimine o valor original.

add \$t2, \$s1, \$zero

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Tipo I - exemplos:



### beq \$t0, \$t1, 100 # se \$t0=\$t1 branch (salto) 100 endereços

| 000100   | 01000  | 01001  | 000000001100100 |
|----------|--------|--------|-----------------|
| Op = 0x4 | rs = 8 | rt = 9 | constante = 100 |

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Tipo J:

| ор     | endereço |
|--------|----------|
| 6 bits | 26 bits  |

#### Campos:

op → código da operação (opcode) endereço → endereço destino

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Tipo J - exemplo:

j 245

#jump (salto) para o endereço absoluto 245

| 00010    | 000000000000000011110101 |  |  |
|----------|--------------------------|--|--|
| OP = 0x2 | Endereco = 245           |  |  |

#### **OBS**:

Campo de endereço = 26 bits PC = 32 bits

Como transformar 26 bits de endereço em 32 bits?



## Operações Aritméticas e Lógicas

- Instruções aritméticas operam <u>apenas</u> com registradores.
- Precisamos então carregar os valores da memória nos registradores. Para isto é usada a operação conhecida como Load.
- Também precisamos de uma maneira de levar os valores dos registradores de volta à memória já que a capacidade e quantidade de registradores são limitadas!

  Para isto é usada a operação conhecido como **Store**.

#### **Arithmetic Operations**

| • | add                                | add \$1,\$2,\$3   | \$1 = \$2 + \$3 3 operands        | 5 |
|---|------------------------------------|-------------------|-----------------------------------|---|
| • | subtract                           | sub \$1,\$2,\$3   | \$1 = \$2 - \$3 3 operands        | 5 |
| • | add immediate                      | addi \$1,\$2,5    | \$1 = \$2 + 5 + constant          |   |
| • | add unsigned                       | addu \$1,\$2,\$3  | \$1 = \$2 + \$3 3 operands        | 5 |
| • | subtract unsigned                  | subu \$1,\$2,\$3  | \$1 = \$2 - \$3 3 operands        | S |
| • | add imm. unsign.                   | addiu \$1,\$2,5   | \$1 = \$2 + 5 + constant          |   |
| • | multiply<br>signed product         | mult \$2,\$3      | Hi, Lo = $$2 \times $3 64$ -bit   |   |
| • | multiply unsigned unsigned product | multu \$2,\$3     | Hi, Lo = $$2 \times $3 64$ -bit   |   |
| • | divide                             | div \$2,\$3       | Lo = $$2 \div $3$ , Lo = quotient | , |
|   |                                    |                   | $Hi = $2 \mod $3$                 |   |
| • | divide unsigned                    | divu \$2,\$3      | $Lo = $2 \div $3,Hi = Rem.$       |   |
| • | Move from Hi                       | mfhi \$1 \$1 = Hi | Used to get copy of Hi            |   |
| • | Move from Lo                       | mflo \$1 \$1 = Lo | Used to get copy of Lo            |   |

#### **Logical Operations**

|   | Logical operations          |                   |                                         |
|---|-----------------------------|-------------------|-----------------------------------------|
| • | and                         | and \$1,\$2,\$3   | \$1 = \$2 & \$3 Bitwise AND             |
| • | or                          | or \$1,\$2,\$3    | \$1 = \$2   \$3 Bitwise OR              |
| • | xor                         | xor \$1,\$2,\$3   | \$1 = \$2 XOR \$3 Bitwise XOR           |
| • | nor                         | nor \$1,\$2,\$3   | $$1 = \sim ($2   $3)$ Bitwise NOR       |
| • | and immediate const         | andi \$1,\$2,10   | \$1 = \$2 & 10 Bitwise AND reg,         |
| • | or immediate const          | ori \$1,\$2,10    | $$1 = $2 \mid 10$ Bitwise OR reg,       |
| • | xor immediate const         | xori \$1, \$2,10  | \$1 = ~\$2 & ~10  Bitwise XOR reg,      |
| • | shift left logical constant | sll \$1,\$2,10    | \$1 = \$2 << 10 Shift left by           |
| • | shift right logical         | srl \$1,\$2,10    | \$1 = \$2 >> 10 Shift right by constant |
| • | shift right arithm. extend) | sra \$1,\$2,10    | \$1 = \$2 >> 10 Shift right (sign       |
| • | shift left logical          | sllv \$1,\$2,\$3  | \$1 = \$2 << \$3 Shift left by var      |
| • | shift right logical         | srlv \$1,\$2, \$3 | \$1 = \$2 >> \$3 Shift right by var     |
|   |                             |                   | 1일 1일                                   |

srav \$1,\$2, \$3 \$1 = \$2 >> \$3 Shift right arith. by

shift right arithm.

var

#### **Exemplos de OPcodes**

| Mnemonic + | Meaning <b>♦</b>       | Type + | Opcode + | Funct + |
|------------|------------------------|--------|----------|---------|
| add        | Add                    | R      | 0x00     | 0x20    |
| addi       | Add Immediate          | 1      | 0x08     | NA      |
| addiu      | Add Unsigned Immediate | I      | 0x09     | NA      |
| addu       | Add Unsigned           | R      | 0x00     | 0x21    |
| and        | Bitwise AND            | R      | 0x00     | 0x24    |
| andi       | Bitwise AND Immediate  | I      | 0x0C     | NA      |

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Operações Aritméticas e Lógicas:

• Exemplo: f = (g + h) - (i + j)

add 
$$t0$$
,  $s1$ ,  $s2$  #  $t0 = g + h$ 

add \$t1, \$s3, \$s4 # t1 = i + j

sub \$s0, \$t0, \$t1 # f = t0 - t1

 Exercício: mostre o OPCODE (em hexadecimal) de cada uma das instruções acima. f \$s0

g \$s1

h \$s2

i \$s3

j \$s4

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Operações Aritméticas e Lógicas:

• Exemplo: a = (b + 10) + (c - 5) - (d - e)

| addi \$s0, \$s1, 10  | # s0 = b + 10   |
|----------------------|-----------------|
| addi \$t0, \$s2, -5  | # t0 = c + (-5) |
| sub \$t1, \$s3, \$s4 | # t1 = d - e    |
| add \$s0, \$s0, \$t0 |                 |
| sub \$s0, \$s0, \$t1 |                 |

a \$s0

b \$s1

c \$s2

d \$s3

e \$s4

#### **Operações lógicas**

Muito úteis para máscaras para inserir ou retirar bits de uma palavra.

| Operação    | С  | Java | MIPS      |
|-------------|----|------|-----------|
| Shift left  | << | <<   | sll       |
| Shift right | >> | >>   | srl       |
| Bitwise AND | ઠ  | ક    | and, andi |
| Bitwise OR  |    |      | or, ori   |
| Bitwise NOT | ~  | ~    | nor       |

#### sll: Shift left logical

- Desloca para a esquerda e completa com 0s
- sll por *i* bits é o mesmo que multiplicar por 2<sup>*i*</sup>

#### srl: shift right logical

- srl por *i* bits é o mesmo que dividir por 2<sup>*i*</sup>. (Apenas para números sem sinal)

## **OPERAÇÃO "E"**

Útil para utilizar de máscaras.

- Seleciona alguns bits e limpa os demais.

and \$t0, \$t1, \$t2

| \$t2 | 0000 0000 0000 0000 | 00 11  | 01 1100 0000 |
|------|---------------------|--------|--------------|
| \$t1 | 0000 0000 0000 0000 | 11 11  | 00 0000 0000 |
| \$t0 | 0000 0000 0000 0000 | 000 11 | 00 0000 0000 |

## **OPERAÇÃO "OU"**

Útil para incluir alguns bits em uma palavra.

- Escreve 1 em alguns bits e mantém os demais intocados.

or \$t0, \$t1, \$t2

| \$t2 | 0000 00 | 00 0000 | 0000 | 00 | 00 | 11 | 01 | 1100 | 0000 |
|------|---------|---------|------|----|----|----|----|------|------|
| \$t1 | 000000  | 00 0000 | 0000 | 00 | 11 | 11 | 00 | 0000 | 0000 |
| \$t0 | 0000 00 | 00 0000 | 0000 | 00 | 11 | 11 | 01 | 1100 | 0000 |

#### **OPERADOR NOT**

Útil para inverter os bits de uma palavra

- Troca 0 por 1 e 1 por 0

\* Para seguir o padrão de dois operandos, esta instrução de INVERSÃO foi projetada para atuar também em cima de dois operandos, por isso, usa-se na verdade a instrução NOR (NOT OR), e não NOT, propriamente dito.

```
A instrução funciona da seguinte forma:
A NOR 0
NOT (A OR 0)
NOT (A)
Substituindo A pelo valor binário zero (0):
0 NOR 0
NOT (0 OR 0)
NOT (0)
Substituindo A pelo valor binário um (1):
1 NOR 0
NOT (1 OR 0)
NOT (1)
O comportamento é igual ao da instrução NOT original. Quando um
operando for zero (0) ele se torna um (1), e vice-versa.
```

A sintaxe desta instrução no MIPS é:

NOR registrador\_destino, registrador\_fonte, registrador\_fonte

#### Exemplo:

not \$t0, \$t1, \$zero

\$t1 | 0000 0000 0000 0001 1100 0000 0000

\$t0 | 1111 1111 1111 1111 1100 0011 1111 1111

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Operações Aritméticas e Lógicas:

Exemplo: a = a | (0x20)

ori \$s0, \$s0, 0x20 # a = a | 0x20

a \$s0

b \$s1

c \$s2

d \$s3

e \$s4

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Operações Aritméticas e Lógicas:

• Exemplo: a = a | (1 << 5)

| addi | \$t0, \$zero, 1  | # t0 = 0 + 1  |  |  |
|------|------------------|---------------|--|--|
| sll  | \$t0, \$t0, 5    | # t0 = 1 << 5 |  |  |
| or   | \$s0. \$s0. \$t0 | # a = a   t0  |  |  |

a \$s0

b \$s1

c \$s2

d \$s3

e \$s4

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### Operações Aritméticas e Lógicas:

#### Exercícios:

1) Escreva os comandos em Assembly do MIPS para as seguintes expressões:

a) 
$$a = d - e + 40$$

b) 
$$e = e \& \sim (0x80)$$

2) Escreva os Opcodes gerados em cada uma das instruções das expressões acima

| а | <b>\$</b> s0 |
|---|--------------|
| • | T .          |

| b \$ |
|------|
|------|

#### Transferência de dados (memória/registrador - registrador/memória):

- O acesso à memória no MIPS é feito semelhante a um vetor
- Cada acesso é feito em valores de 1 palavra do MIPS (32 bits)

Offset

Endereço base —

- Especifica-se o endereço BASE e um deslocamento (offset) a partir deste endereço.
- O offset do endereço deve ser um valor múltiplo de 4 bytes (32 bits)

|             | Endereço | Dados |
|-------------|----------|-------|
|             | 7        | F0 h  |
|             | 6        | DE h  |
|             | 5        | BC h  |
| <b>&gt;</b> | 4        | 9A h  |
|             | 3        | 78 h  |
|             | 2        | 56 h  |
|             | 1        | 34 h  |
| <b>&gt;</b> | 0        | 12 h  |

Conteúdo da Memória

# ISA (Instruction Set Architecture) MIPS - Registradores -

Load Word (lw) → carrega um dado (32 bits) da memória para o registrador

Exemplo: Iw \$t0, 4(\$t5) # reg 13=\$t5, reg 08=\$t0

| de Registrador | es                                                                         |
|----------------|----------------------------------------------------------------------------|
| Valor          | ļ                                                                          |
| 990A 6574      | ]                                                                          |
| 8000 0008      |                                                                            |
| 3159 D4F8      |                                                                            |
| 2F6D 851B      |                                                                            |
| 1F6C 2843      |                                                                            |
| 5502 0033      |                                                                            |
| 1234 5678      |                                                                            |
|                | 990A 6574<br>0000 0008<br>3159 D4F8<br>2F6D 851B<br>1F6C 2843<br>5502 0033 |

#### Memória

| Endereço | Dados     |
|----------|-----------|
| 00000000 | 9016 6000 |
| 00000004 | FF66 6E30 |
| 8000000  | 0000 0000 |
| 000000C  | 1234 5678 |
| 00000010 | 0000 012F |
| 00000014 | 4500 5671 |
| 00000018 | 0000 0000 |
| 0000001C | 0000 0000 |
| 1        |           |

<sup>\*\*</sup> Valores em Hexadecimal































### lw R6, 4(R5)















# ISA (Instruction Set Architecture) MIPS - Registradores -

Store Word (sw) → carrega o valor do registrador para a memória

Exemplo: sw \$t1, 8(\$t5) # reg 13=\$t5, reg 09=\$t1

#### **Banco de Registradores**

| No. | Valor     |  |
|-----|-----------|--|
| 14  | 990A 6574 |  |
| 13  | 8000 0000 |  |
| 12  | 3159 D4F8 |  |
| 11  | 2F6D 851B |  |
| 10  | 1F6C 2843 |  |
| 09  | 5502 0033 |  |
| 08  | 1234 5678 |  |

#### Memória

| Endereço | Dados     |
|----------|-----------|
| 00000000 | 9016 6000 |
| 00000004 | FF66 6E30 |
| 8000000  | 0000 0000 |
| 000000C  | 1234 5678 |
| 00000010 | 55020033  |
| 00000014 | 4500 5671 |
| 00000018 | 0000 0000 |
| 0000001C | 0000 0000 |

<sup>\*\*</sup> Valores em Hexadecimal

















#### **Data Transfer Operations**

```
    Store word SW R3, 500(R4) # Memory[500+R4] = R3
```

- Store half word SH R3, 502(R2)
- Store byte SB R2, 41(R3)
- Load Word LW R1, 30(R2) # R1 = Memory[R2 + 30]
- Load Halfword LH R1, 40(R3)
- Load Halfword Uns LHU R1, 40(R3)
- Load Byte LB R1, 40(R3)
- Load Byte Unsigned LBU R1, 40(R3)
- Load Upper Imm. LUI R1, 40 (16 bits shifted left by 16)

Pseudo-instruções: instruções que o montador traduz para uma ou

várias instruções reais do conjunto ISA.

Pseudo-Commands (special commands that make things easier for humans, but that do not really exist in the ISA)

- Load Address
   la \$t0,x # load address of label x into \$t0
- Load Immediate li \$t0,56 # load immediate value into \$t0

#### **Exemplos de OPcodes**

| 1b   | Load Byte              | I | 0x20 | NA   |
|------|------------------------|---|------|------|
| lbu  | Load Byte Unsigned     | 1 | 0x24 | NA   |
| lhu  | Load Halfword Unsigned | 1 | 0x25 | NA   |
| lui  | Load Upper Immediate   | I | 0x0F | NA   |
| lw   | Load Word              | I | 0x23 | NA   |
| mfhi | Move from HI Register  | R | 0x00 | 0x10 |

# ISA (Instruction Set Architecture) MIPS - Registradores -

Exemplo 1: Qual o código Assembly para: A[12] = h + A[8]?

OBS: Considerar que o valor da variável h esteja em \$s2 e que o endereço base do vetor A esteja em \$s3.

```
Iw $t0, 32($s3) # $t0 = A[8]
add $t0, $s2, $t0 # $t0 = h + A[8]
sw $t0, 48($s3) # A[12] = h + A[8]
```

# ISA (Instruction Set Architecture) MIPS - Registradores -

**Exemplo 2**: Qual o código Assembly para trocar os valores de B[10] com B[11]?

OBS: Considerar que o endereço base do vetor B esteja em \$s4.

```
Iw $t0, 40($s4) # $t0 = B[10]

Iw $t1, 44($s4) # $t1 = B[11]

sw $t0, 44($s4) # B[11] = B[10]

sw $t1, 40($s4) # B[10] = B[11]
```

#### **Exercícios**

Realize as seguintes operações utilizando a linguagem Assembly do MIPS:

```
a) A[15] = h + B[6];
```

\$s0:h

\$s1: endereço base de A

\$s2: endereço base de B

b) 
$$A[15] = A[5] + B[6] + B[0];$$

\$s1: endereço base de A

\$s2: endereço base de B

c) 
$$B[4] = A[12] - A[5] + A[3]$$

\$s1: endereço base de A

\$s2: endereço base de B

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### **Desvio (branch) Condicional:**

Branch if equal (beq):

beq reg1, reg2, Label1

 Se conteúdo do registrador1 igual ao conteúdo do registrador2, desvie para o Label1

#### Exemplo:

beg \$t1, \$t0, Loop

Supondo que as 5 variáveis correspondam aos registradores \$s0..\$s4, respectivamente, como fica o código MIPS para o comando?

```
beq $s3,$s4,L1 # vá para L1 se i = j
add $s0,$s1,$s2 # f = g + h, executado se i != j
L1: sub $s0,$s0,$s3 # f = f - i, executado se i = j
```

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### **Desvio (branch) Condicional:**

**Branch if not equal (bne):** 

bne reg1, reg2, Label1

 Se conteúdo do registrador1 é diferente do conteúdo do registrador2, desvie para o Label1

#### Exemplo:

bne \$t1, \$t0, volta

#### Compare and Branch

- branch on equal
- branch on not eq.
- set on less than
- set less than imm.
- set less than uns.
- set l. t. imm. uns.
- jump
- jump register
- jump and link 40000

```
beq $1,$2,100
               if ($1 == $2) go to PC+4+100
               if ($1!=$2) go to PC+4+100*4
bne $1,$2,100
slt $1,$2,$3
               if ($2 < $3) $1=1; else $1=0
slti $1,$2,100
               if ($2 < 100) $1=1; else $1=0
sltu $1,$2,$3
               if ($2 < $3) $1=1; else $1=0
sltiu $1,$2,100
               if ($2 < 100) $1=1; else $1=0
j 10000
                               go to 40000
jr $31
                       go to $31
jal 10000
                       $31 = PC + 4; go to
```

#### **Exemplos de OPcodes**

| beq  | Branch if Equal                      | 1 | 0x04 | NA   |
|------|--------------------------------------|---|------|------|
| blez | Branch if Less Than or Equal to Zero | 1 | 0x06 | NA   |
| bne  | Branch if Not Equal                  | 1 | 0x05 | NA   |
| bgtz | Branch on Greater Than Zero          | 1 | 0x07 | NA   |
| div  | Divide                               | R | 0x00 | 0x1A |
| divu | Unsigned Divide                      | R | 0x00 | 0x1B |
| j    | Jump to Address                      | J | 0x02 | NA   |
| jal  | Jump and Link                        | J | 0x03 | NA   |
| jr   | Jump to Address in Register          | R | 0x00 | 0x08 |

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### **Desvio Incondicional (jump):**

j Label

Salta (jump) para o Label1

Exemplo:

j frente

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### **Desvio Condicional e Incondicional:**

Exemplo: Como implementar em Assembly a estrutura a seguir:

if 
$$(a == 0)$$
  
 $a = a+1$ ;  
else  
 $a = a-1$ ;  
 $a = a-1$ ;  
 $a = a-1$ ;  
 $a = a-1$ ;  
L1:  $a = a+1$ ;  
L2:

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### **Desvio Condicional e Incondicional:**

• Considerando a = \$s0

```
beq $s0, $zero, L1 # se a = 0 vai para L1
addi $s0, $s0, -1 # faz a = a -1
j L2 # vai para L2
L1: addi $s0,$s0,1 # a = a+1
L2:
```

```
if (a == 0)
    a = a+1;
else
    a = a-1;

if (a == 0) goto L1;
    a = a - 1;
    goto L2;
L1: a = a + 1;
```

L2: ...

# ISA (Instruction Set Architecture) MIPS - Registradores -

Exemplo - Compilando um comando if-then-else

Seja a sequência:

```
if ( i == j)
     f = g + h;
else
f = g - h;
```

### <u>Solução</u>

```
bne $s3,$s4,Else # vá para Else se i != j add $s0,$s1,$s2 # f = g + h, se i != j # vá para Exit # vá para Exit Else: sub $s0,$s1,$s2 # f = g - h, se i = j Exit:
```

#### Construção de Loops

#### **Exemplo**

```
Loop: g = g + A[i];
i = i + j;
if ( i != h ) go to Loop
```

#### **Solução**

```
Loop: add $t1,$s3,$s3  # $t1 = 2 * i
add $t1,$t1,$t1  # $t1 = 4 * i
add $t1,$t1,$s5  # $t1 recebe endereço de A[i]
lw $t0,0($t1)  # $t0 recebe A[i]
add $s1,$s1,$t0  # g = g + A[i]
add $s3,$s3,$s4  # i = i + j
bne $s3,$s2,Loop  # se i != h vá para Loop
```

#### Loop usando o "while"

**Exemplo:** Escreve o código abaixo em assembly MIPS. Considere que i,j e k correspondem a \$s3,\$s4 e \$s5, respectivamente, e que o endereço base do array em \$s6.

```
while (save[i] == k)
i = i + j;
```

#### <u>Solução</u>

```
Loop: add $t1,$s3,$s3  # $t1 = 2 * i
add $t1,$t1,$t1  # $t1 = 4 * i
add $t1,$t1,$s6  # $t1 = endereço de save[i]
lw $t0,0($t1)  # $t0 recebe save[i]
bne $t0,$s5,Exit  # vá para Exit se save[i] != k
add $s3,$s3,$s4  # i = i + j
j Loop
Exit:
```

# ISA (Instruction Set Architecture) MIPS - Registradores -

#### **Exercício:**

Escrever em código Assembly do MIPS a seguinte estrutura:

```
Do {
    a = a + 1;
} while (a != 10);
```

OBS: considerar a = \$s3

#### **Exercícios:**

1) Acrescente comentários ao código MIPS a seguir e descreva em uma sentença o que ele calcula.

Supondo que \$a0 e \$a1 sejam usados para a entrada e ambos obtenham inicialmente os inteiros a e b, respectivamente. Suponha que \$v0 seja usado para a saída.

```
lw $t1, 1; #
add $t0, $zero, $zero #
loop: beq $a1, $zero, final #
add $t0, $t0, $a0 #
sub $a1, $a1, $t1 #
j loop #
final: addi $t0, $t0, 100 #
add $v0, $t0, $zero #
```

2 - Traduza os seguintes trechos de código para o assembly do MIPS (considere a=\$s0, b=\$s1 e c=\$s2):

```
a) b = 0;
do{
b = b + 5;
}while(b != 50);
```

b) if 
$$(b == 10)$$
  
 $b = b - 1;$   
else  
 $b = b*2;$ 

```
c) if (a==b)
a = a + 10;
else
a = a - 8;
```

```
d) while (a!=0)
{
    b = b + c;
    a = a + 1;
}
```

3 - De acordo com as diretivas abaixo, pede-se:



- a) Os dados foram armazenados a partir de qual endereço?
- b) Mostre como ficam os dados na memória

4 - Analise o programa abaixo e responda:

```
.text
main: addi $t0, $zero, 3
addi $t1, $zero, 1
add $t2, $t0, $t1
jr $ra
```

- a) Mostre os valores dos registradores após a execução de cada instrução
- b) Qual a finalidade do jr \$ra no programa?
- c) Identifique no programa: registradores, constante, instruções, labels e diretivas.

# MIPS – Serviços do Sistema

O código do serviço deve estar no registrador \$v0

| Serviço      | Código de chamada do<br>sistema | Argumentos                                                 | Resultado                               |  |
|--------------|---------------------------------|------------------------------------------------------------|-----------------------------------------|--|
| print_int    | 1                               | \$a0 = integer                                             |                                         |  |
| print_float  | 2                               | \$f12 = float                                              |                                         |  |
| print_double | 3                               | \$f12 = double                                             |                                         |  |
| print_string | 4                               | \$a0 = string                                              |                                         |  |
| read_int     | 5                               |                                                            | integer (em \$v0)                       |  |
| read_float   | 6                               |                                                            | float (em \$f0)                         |  |
| read_double  | 7                               |                                                            | double (em \$f0)                        |  |
| read_string  | 8                               | \$a0 = buffer, \$a1 = tamanho                              |                                         |  |
| sbrk         | 9                               | \$a0 = valor                                               | endereço (em \$v0)                      |  |
| exit         | 10                              |                                                            |                                         |  |
| print_char   | 11                              | \$a0 = char                                                |                                         |  |
| read_char    | 12                              |                                                            | char (em \$a0)                          |  |
| open         | 13                              | \$a0 = nome de arquivo (string), \$a1 = flags, \$a2 = modo | descritor de arquivo (em \$a0)          |  |
| read         | 14                              | \$a0 = descritor de arquivo, \$a1 = buffer, \$a2 = tamanho | número de caracteres lidos (em<br>\$a0) |  |
| write        | 15                              | \$a0 = descritor de arquivo, \$a1 = buffer, \$a2 = tamanho | número de caracteres escritos (em \$a0) |  |
| close        | 16                              | \$a0 = descritor de arquivo                                |                                         |  |
| exit2        | 17                              | \$a0 = resultado                                           |                                         |  |

# MIPS – Serviços do Sistema

Exemplo de uso dos Serviços do Sistema

```
.data
```

str: .asciiz "INATEL - C-208 - MIPS"

# .text main:

li \$v0,4 la \$a0,str syscall

li \$v0,1 li \$a0,0xF5 syscall

jr \$ra

#### O código do serviço deve estar no registrador \$v0

| Serviço      | Código de chamada do<br>sistema | Argumentos     | Resultado         |
|--------------|---------------------------------|----------------|-------------------|
| print_int    | 1                               | \$a0 = integer |                   |
| print_float  | 2                               | \$f12 = float  |                   |
| print_double | 3                               | \$f12 = double |                   |
| print_string | 4                               | \$a0 = string  |                   |
| read_int     | 5                               |                | integer (em \$v0) |



#### **Exercícios:**

- 1- Faça um programa em Assembly do MIPS que leia 2 números inteiros e mostre como resultado qual é o maior número
- 2- Faça um programa em Assembly do MIPS que leia 4 números (A,B,C e D) e execute a seguinte expressão: X = (A-B) + (C-D). Mostre o resultado na tela.

- 3-Faça um programa em Assembly do MIPS para calcular o fatorial de um número. Mostrar o resultado na tela (ver algoritmo a seguir).
- 4-Faça um programa em Assembly do MIPS que leia 3 números inteiros e mostre como resultado a média aritmética destes números

#### Algoritmo de Fatorial – Exercício 3

```
ALGORITMO FATORIAL
[declaração de Variáveis]
Inteiro FAT, NUM;
Inicio
 FAT <- 1:
 Escreva "Digite um numero inteiro e positivo:";
 Leia NUM:
 Se (NUM > 0)
   então Enquanto (NUM>1) faça:
         inicio
           FAT <- FAT * NUM:
           NUM <- NUM -1;
         fim
 Fim-se
 Escreva "O fatorial de ", NUM, " = ", FAT;
FIM /
```